JPH0448263B2 - - Google Patents
Info
- Publication number
- JPH0448263B2 JPH0448263B2 JP60147960A JP14796085A JPH0448263B2 JP H0448263 B2 JPH0448263 B2 JP H0448263B2 JP 60147960 A JP60147960 A JP 60147960A JP 14796085 A JP14796085 A JP 14796085A JP H0448263 B2 JPH0448263 B2 JP H0448263B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- cache memory
- memory
- address
- main storage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60147960A JPS628242A (ja) | 1985-07-04 | 1985-07-04 | キャッシュメモリ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60147960A JPS628242A (ja) | 1985-07-04 | 1985-07-04 | キャッシュメモリ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS628242A JPS628242A (ja) | 1987-01-16 |
JPH0448263B2 true JPH0448263B2 (en]) | 1992-08-06 |
Family
ID=15441974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60147960A Granted JPS628242A (ja) | 1985-07-04 | 1985-07-04 | キャッシュメモリ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS628242A (en]) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5516744B2 (ja) | 2010-08-27 | 2014-06-11 | 富士通株式会社 | スケジューラ、マルチコアプロセッサシステムおよびスケジューリング方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5928287A (ja) * | 1982-08-03 | 1984-02-14 | Nec Corp | キヤツシユバツフア制御装置 |
JPS59218692A (ja) * | 1983-05-27 | 1984-12-08 | Fujitsu Ltd | ロジカルバツフア記憶制御方式 |
-
1985
- 1985-07-04 JP JP60147960A patent/JPS628242A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS628242A (ja) | 1987-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4504902A (en) | Cache arrangement for direct memory access block transfer | |
JP3987577B2 (ja) | システム管理モード情報を他の情報と共にキャッシュに入れる方法および装置 | |
JPH0668735B2 (ja) | キヤツシユメモリ− | |
JPS629942B2 (en]) | ||
JPH06208508A (ja) | キャッシュタグメモリ | |
JPH09237223A (ja) | バスブリッジを用いたコンピュータシステム | |
JPH0260012B2 (en]) | ||
JPS60124754A (ja) | バッファ記憶制御装置 | |
JPH0448263B2 (en]) | ||
KR100251784B1 (ko) | 캐쉬 메모리 컨트롤러 및 이를 제공하는 방법 | |
JPH02213960A (ja) | キャッシュメモリ | |
JP2703255B2 (ja) | キャッシュメモリ書込み装置 | |
JPH0449446A (ja) | 複数キャッシュ制御方式 | |
JP2716163B2 (ja) | キャッシュメモリ制御方式 | |
JPH0630074B2 (ja) | プロセッサ | |
JPH087663B2 (ja) | コンピユータ・システムおよびその記憶装置アクセス方法 | |
KR0140952B1 (ko) | 다중 프로세서 시스템의 단일 캐시 공유 장치 및 그 장치를 이용한 데이타 기록/판독 방법 | |
JPS5842546B2 (ja) | ストア制御方式 | |
JPH01279342A (ja) | キャッシュ制御方式 | |
EP0460852A2 (en) | System for maintaining data coherency between main and cache memories | |
JPH04291642A (ja) | キャッシュ制御方式 | |
EP0369935A2 (en) | Multiple posting cache memory | |
JPH01309153A (ja) | 情報処理方法及び装置 | |
JPH01118944A (ja) | キャッシュメモリ制御装置 | |
JPH0243692A (ja) | マイクロプロセッサ及びそのキャッシュメモリ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |